低压差分信号(LVDS)收发器是一种使用低压差分信号来获得高比特率的信号发射器/接收器。LVDS收发器驱动绞合铜线,低成本且非常常见。差分信号是首选,因为它对外部电噪声和浪涌具有高抗扰性。 手持书本的女性 LVDS收发器的...
低压差分信号(LVDS)收发器是一种使用低压差分信号来获得高比特率的信号发射器/接收器。LVDS收发器驱动绞合铜线,低成本且非常常见。差分信号是首选,因为它对外部电噪声和浪涌具有高抗扰性。

手持书本的女性
LVDS收发器的目的是通过可靠的电路或设备互连电路或设备数据通信链路。如果没有LVDS收发器,替代解决方案可能会更昂贵或更复杂。典型的LVDS收发器可能会将高速串行线甚至并行总线传输到49英尺(15米)以外的其他位置。LVDS是由多个数据通信标准使用的系统,例如电信工业协会/电子工业联盟-644(TIA/EIA-644)。
当应用程序的数字电缆长度限制数据速度时,使用LVDS收发器是一个合理的选择。对于短长度数据连接,非差分信令非常常见。在这种情况下方案中,数字电压范围为0到大约+5伏直流电(VDC)。打印机用低速并行数据电缆的长度可以限制在39.4英寸(1米),但当数据电缆较长时,"电气"电容更高,高电容增加了信号的上升和下降时间,从而导致有限的数据速度。LVDS通过使用电流驱动的发射器来解决电容限制,该发射器补偿了数据线中的大部分电容。
差模接收器输入端的电压差(小于1v)占了大部分用于LVDS收发器的高速功能如果所需的电压变化较低,则在较短的时间内需要较少的电流来反转每次数据位反转所需的电压差。由于接收器输入端的电压差始终小于1V,因此大大简化了对来自外部源的电压浪涌的保护电路。
在选择LVDS收发器时,电路开发人员通常更喜欢集成电路(IC)LVDS收发器,该收发器设计用于接收单端数字信号,如晶体管晶体管逻辑(TTL)信号。单端电平为单极性,如0 V和+5 V直流电。当TTL总线必须连接到几米外时,一个并行到串行到并行(PSP)的集成电路是可用的。例如,当发送和接收一个8位总线时,一个大约是数据总线时钟速率8倍的时钟信号被应用到PSP上。而不是一个超过8针的连接器,LVDS收发器串行连接器只需要一对或两对双向数据线,具体取决于设计。